您好、欢迎来到现金彩票网!
当前位置:秒速时时彩计划 > 随机存取内存 >

Ddr2ddr3d4内存条的读写速率分别能达到多大?

发布时间:2019-06-19 01:11 来源:未知 编辑:admin

  可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

  知道合伙人数码行家采纳数:3896获赞数:15201计算机专业。擅长电子数码软硬件!向TA提问展开全部

  drr2 SDRAM中有4Bank和8Bank的设计,目的就是为了应对未来大容量芯片的需求。而drr3很可能将从2Gb容量起步,因此起始的逻辑Bank就是8个,另外还为未来的16个逻辑Bank做好了准备。

  由于drr3新增了一些功能,在引脚方面会有所增加,8bit芯片采用78球FBGA封装,16bit芯片采用96球FBGA封装,而drr2则有60/68/84球FBGA封装三种规格。并且drr3必须是绿色封装,不能含有任何有害物质。

  由于drr3的预取为8bit,所以突发传输周期(BL,Burst Length)也固定为8,而对于drr2和早期的drr架构的系统,BL=4也是常用的,drr3为此增加了一个4-bit Burst Chop(突发突变)模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A12地址线来控制这一突发模式。

  就像drr2从drr转变而来后延迟周期数增加一样,drr3的CL周期也将比drr2有所提高。drr2的CL范围一般在2至5之间,而drr3则在5至11之间,且附加延迟(AL)的设计也有所变化。drr2时AL的范围是0至4,而drr3时AL有三种选项,分别是0、CL-1和CL-2。另外,drr3还新增加了一个时序参数——写入延迟(CWD),这一参数将根据具体的工作频率而定。

  理论极限值是可以计算的:1333MHz * 64bit(单通道,双通道则128bit) / 8(位到字节单位转换) = 10.664GB/s。这只是理论,实际发挥还要看内存控制器,实际上1333单条跑出来的数据在7~9GB/s差不多了。

http://parroche-dorioz.com/suijicunqunacun/199.html
锟斤拷锟斤拷锟斤拷QQ微锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷微锟斤拷
关于我们|联系我们|版权声明|网站地图|
Copyright © 2002-2019 现金彩票 版权所有